Conception dapos;interfaces capteur reconfigurables à la volée basées sur des réseaux dapos;oscillateurs.

Candidater

La production de capteurs faible coût et la montée en puissance de la 5G et de la future 6G sont responsables d’une explosion des applications des réseaux de capteurs sans fil. Il est indispensable de concevoir des circuits d’interfaces capteurs ultra-faible consommation afin d réduire l’impact énergétique de ces applications. Une solution vise à mettre l’intelligence artificielle au plus près du capteur afin de réduire les transmissions de données inutiles. Dans ce cadre-là, il y a un fort intérêt à développer des interfaces capteur reconfigurables afin de diminuer les coûts de développement d’une part et surtout de permettre une reconfiguration à la volée dans l’application en fonction de l’environnement afin d’aider à l’adaptation de l’algorithme d’IA embarqué, en fonction du contexte. Le postdoc contribuera à la conception d’un circuit intégré CMOS intégrant une interface multi-capteurs, totalement reconfigurable en gain, bande passante et implémentant des convertisseurs analogique-numérique et/ou un réseau de neurone reconfigurables à la volée en terme de poids et connectivité. Pour cela le Post Doc s’appuiera sur les travaux du CEA-Leti qui a démontré la faisabilité d’un traitement du signal dans le domaine temporel à partir d’oscillateurs verrouillés par injection. Il travaillera à la fabrication et au test d’un prototype de réseau d’oscillateurs et démontrera les aspects ultra-faible consommation et de reconfigurabilté sur un exemple d’implémentation d’une application audio de reconnaissance de mots clefs ultra-faible consommation. Le poste est ouvert au sein du laboratoire LGECA du CEA-Leti, laboratoire dédié à la conception de circuits intégrés analogiques et mixtes pour les applications capteur.

Ingénieur électronique + Thèse en conception circuit intégré analog-mixte

Médias associés

fr_FRFR

Contact us

We will reply as soon as possible...